교수소개 교수소개 정보공개 방법 : 포털로그인→종합정보시스템→인사→자기소개등록 공개여부 체크
정주영
교수소개
성 명 정주영
소속학부 (과) 전자공학 전공 반도체 소자 및 VLSI 설계
이메일 미설정 연구실 공대본관 605-1
연락처 031-220-2168 FAX --
홈페이지 -
교수소개
학 력
  • 서강대학교 전자공학과 공학사
    미국 Rensselaer Polytechnic Institute
    Ph.D in Electrical Engineering
경 력
  • 미국 General Electric 중앙연구소 Consulting Engineer
    삼성종합기술원 선임연구원
    범한정기주식회사 이사
    한국정보디스플레이학회 논문지 편집위원(현)
    PDP 연구회 전문위원 (현)
    시스템 연구회 간사 (현)
연구관심분야
  • 저전력 및 고전압 반도체 소자 설계
    집적회로 설계
    평판 디스플레이 구동기술
주요논문 (최근 5년간)
  • 1. Y. Eo, Y. Park, Y. Kim, Ju-Young Jeong, O.-K. Kwon, "Experimental Characterization-Based Signal Integrity Verification of Sub-Micron VLSI Interconnects," KITE J. of Electronics Engineering, English Version, accepted and will be published on Oct. 1997
    2. Sang-Gi Lee, Hi-Deok Lee, Young-Jong Lee, Ju-Young Jeong, Oh-Kyong Kwon, Chang-Hyo Lee, "Trade-Off between Hot Carrier Effect and Current Driving Capability Due to Drain Contact Structures in Deep Submicron MOSFETs", Japanese Journal of Applied Physics, vol.37 part 1, no.3B, pp.1041-1046, March 1998.
    3. H.Yoo, Y. Eo, Ju Young Jeong, O. Kwon, S. Park, J. Sohn, “Equivalent Circuit Modeling and Signal Transients of Non-Uniform Transmission Lines,” J. Electrical Enginnering and Information Science, vol. 3, pp. 422, 1998.
    4. 정주영, “Novel SOI,” 전기전자재료, vol. 12, No. 9, pp.57, 1999.
    5. Y. Eo, W. R. Eisenstadt, Ju Young Jeong, Oh-Kyong Kwon, “A New On-chip interconnect crosstalk model and experimental verification for CMOS VLSI circuit design,” IEEE Trans. Electron Devices, vol. 47, no. 1, 2000
    6. Y. Eo, W. R. Eisenstadt, Ju Young Jeong, Oh-Kyong Kwon, “New simultaneous switching noise analysis and modeling for high speed and high-density CMOS IC package design,” IEEE Trans. Advanced Packaging, vol. 23, no. 2, pp. 303, 2000
    7. Han-Zu Bae, Ju-Young Jeong, “A New PDP Driving Method with Quantized Memory Addressing,” J. Korean Physical Society, 심사중
    8. 이상기, 황현상, 황정모, 정주영, 권오경, 이창효 "Effects of Low Termpature Interlayer Dielectric Films on the Gate Oxide Quality of Deep Submicron MOSFET's," Proc. of International Workshop on Advanced LSI's, p. 249, 1997
    9. Sang-Gi Lee, Y. Eo, Donghoon Lee, Kye-Nam Lee, Ju-Young Jeong, Young-Jong Lee,Oh-Kyong Kwon, Chang-Hyo Lee, "Study of Drain Contact Structure Dependent Deep Submicron MOSFET Reliability by Photon Emission Analysis," Proceeding of SSDM'97, p 370-371, 1997
    10. Sang-Gi Lee, Hi-Deok Lee, Nae-Hak Park, Ju-Young Jeong, Oh-Kyong Kwon, Chang-Hyo Lee, "The Mobile ion effects for Inter-Layer-Dielectric(ILD) films of HLD/BPSG and PETEOS/USG," Int. Conf. on VLSI and CAD '97, Oct. 1997.
    11. 박영준, 김용주, 어영선, 정주영, 권오경, “Signal Variations due to Delta-I Noise in CMOS Integrated Circuits,” 제5회 한국반도체학술대회 논문집, 1998.
    12. 이상기, 정주영, 황정모, 어영선, 권오경, “Photon Emission을 이용한 0.25 미크론 MOSFET의 드레인 접합 및 Ohmic Contact의 특성 평가 방법 연구,” 제5회 한국반도체학술대회 논문집, 1998.
    13. 배한주, 정주영, “벽전하를 제어하여 계조를 구현한 새로운 PDP 구동방식연구,” 2000년 반도체 학술대회 논문집
    14. Ju-young Jeong, Han-Zu Bae, “A Novel PDP Driving Method: Quantized Memory Addressing(QMA),” The 7th International Display Workshop, Kobe, Japan, 00.11.29
    15. 정주영, “Novel SOI,” 전기전자재료, vol. 12, No. 9, pp.57, 1999.
    16. Y. Eo, W. R. Eisenstadt, Ju Young Jeong, Oh-Kyong Kwon, “A New On-chip interconnect crosstalk model and experimental verification for CMOS VLSI circuit design,” IEEE Trans. Electron Devices, vol. 47, no. 1, 2000
    17. Y. Eo, W. R. Eisenstadt, Ju Young Jeong, Oh-Kyong Kwon, “New simultaneous switching noise analysis and modeling for high speed and high-density CMOS IC package design,” IEEE Trans. Advanced Packaging, vol. 23, no. 2, pp. 303, 2000
    18. 강종구,어영선,심종인,정주영, “ PDP 시스템의 EMI 예측을 위한 회로 모델링 및 실험적 검증,” 전자공학회 논문지, vol. 39, no. SD-2, pp. 39-45, 2002.
    19. Ju-young Jeong, Han-Zu Bae, “A Novel PDP Driving Method: Quantized Memory Addressing(QMA),” The 7th International Display Workshop, Kobe, Japan, 00.11.29
강의분야
  • 회로이론
    물리전자공학
    반도체공학
    집적회로프로세싱
    집적회로설계
    디지털전자회로
저 서